Controladores e processadores de sinais digitais TMS320F2812PGFA DSP DSC 32Bit Digital Sig Controller com Flash

Pequena descrição:

Fabricantes: Texas Instruments
Categoria do produto: Embutidos – Microcontroladores
Ficha de dados:TMS320F2812PGFA
Descrição: IC MCU 32BIT 256KB FLASH 176LQFP
Status RoHS: Compatível com RoHS


Detalhes do produto

Características

Formulários

Etiquetas de produtos

♠ Descrição do produto

Atributo do produto Valor do atributo
Fabricante: Instrumentos Texas
Categoria de Produto: Processadores e controladores de sinais digitais - DSP, DSC
RoHS: Detalhes
Produtos: DSCs
Series: TMS320F2812
Nome comercial: C2000
Estilo de montagem: SMD/SMT
Pacote / Estojo: LQFP-176
Essencial: C28x
Número de núcleos: 1 Núcleo
Frequência Máxima do Relógio: 150 MHz
Memória de instrução de cache L1: -
Memória de dados de cache L1: -
Tamanho da memória do programa: 256 KB
Tamanho da RAM de dados: 36 kB
Tensão de alimentação operacional: 1,9 V
Temperatura operacional mínima: - 40 C
Temperatura operacional máxima: + 125 C
Embalagem: Bandeja
Resolução ADC: 12 bits
Marca: Instrumentos Texas
Largura do barramento de dados: 32 bits
Tensão de E/S: 3,3 V
Tipo de instrução: Ponto fixo
Sensível à umidade: Sim
Tipo de Produto: DSP - Processadores e controladores de sinais digitais
Quantidade do pacote de fábrica: 40
Subcategoria: Processadores e controladores embarcados
Unidade de peso: 0,066886 onças

  • Anterior:
  • Próximo:

  • • Tecnologia CMOS estática de alto desempenho
    – 150 MHz (tempo de ciclo de 6,67 ns)
    – Baixo consumo de energia (núcleo de 1,8 V a 135 MHz,Núcleo de 1,9 V a 150 MHz, projeto 3,3-VI/O)

    • Suporte de varredura de limite JTAG
    – Padrão IEEE 1149.1-1990 Padrão IEEEPorta de acesso de teste e varredura de limiteArquitetura

    • CPU de 32 bits de alto desempenho (TMS320C28x)
    – 16 × 16 e 32 × 32 operações MAC
    – MAC duplo 16 × 16
    – Arquitetura de ônibus de Harvard
    – Operações atômicas
    – Resposta e processamento rápidos de interrupção
    – Modelo de programação de memória unificada
    - Alcance de endereço de programa/dados lineares de 4M
    – Código eficiente (em C/C++ e Assembly)
    – Código-fonte do processador TMS320F24x/LF240xcompatível

    • Memória no chip
    – Flash de até 128K × 16(Quatro setores de 8K × 16 e seis de 16K × 16)
    – ROM OTP 1K × 16
    – L0 e L1: 2 blocos de 4K × 16 cada SingleAccess RAM (SARAM)
    – H0: 1 bloco de 8K × 16 SARAM
    – M0 e M1: 2 blocos de 1K × 16 cada SARAM

    • ROM de inicialização (4K × 16)
    – Com modos de inicialização de software
    – Tabelas matemáticas padrão

    • Interface externa (F2812)
    – Mais de 1M × 16 memória total
    – Estados de espera programáveis
    - Temporização de estroboscópio de leitura/gravação programável
    - Três seleções individuais de fichas

    • Endianidade: Little endian

    • Relógio e controle do sistema
    – Oscilador no chip
    - Módulo temporizador de vigilância

    • Três interrupções externas

    • Bloco de Expansão de Interrupção Periférica (PIE) quesuporta 45 interrupções periféricas

    • Três temporizadores de CPU de 32 bits

    • Chave/fechamento de segurança de 128 bits
    – Protege flash/OTP e L0/L1 SARAM
    – Impede a engenharia reversa do firmware

    • Periféricos de controle do motor
    – Dois Gerentes de Eventos (EVA, EVB)
    – Compatível com dispositivos 240xA

    • Periféricos de porta serial
    – Interface Serial Periférica (SPI)
    – Duas interfaces de comunicação serial (SCIs),UART padrão
    – Rede de Área de Controlador Aprimorada (eCAN)
    – Porta serial com buffer multicanal (McBSP)

    • ADC de 12 bits, 16 canais
    – Multiplexador de entrada de 2 × 8 canais
    – Dois Sample-and-Hold
    – Conversões únicas/simultâneas
    – Taxa de conversão rápida: 80 ns/12,5 MSPS

    • Até 56 pinos de E/S de uso geral (GPIO)

    • Recursos avançados de emulação
    – Análise e funções de ponto de interrupção
    – Depuração em tempo real via hardware

    • As ferramentas de desenvolvimento incluem
    – Compilador/assembler/linker ANSI C/C++
    – Code Composer Studio™ IDE
    – DSP/BIOS™
    – Controladores de varredura JTAG

    • Padrão IEEE 1149.1-1990 Padrão IEEEPorta de acesso de teste e varredura de limiteArquitetura

    • Modos de baixo consumo e economia de energia
    - Modos IDLE, STANDBY, HALT suportados
    – Desabilitar relógios periféricos individuais

    • Opções de pacote
    – MicroStar BGA™ de 179 bolas com memória externainterface (GHH, ZHH) (F2812)
    – Quad Flatpack de baixo perfil de 176 pinos (LQFP) cominterface de memória externa (PGF) (F2812)
    – LQFP de 128 pinos sem memória externainterface (PBK) (F2810, F2811)

    • Opções de temperatura
    – A: –40°C a 85°C (GHH, ZHH, PGF, PBK)
    – S: –40°C a 125°C (GHH, ZHH, PGF, PBK)
    – Q: –40°C a 125°C (PGF, PBK)(Qualificação AEC-Q100 para automóveis
    formulários)

    • Sistemas avançados de assistência ao motorista (ADAS)

    • Automação predial

    • Ponto de venda eletrônico

    • Veículo Elétrico/Veículo Elétrico Híbrido (EV/HEV)trem de força

    • Automatização da fábrica

    • Infraestrutura de rede

    • Transporte industrial

    • Medicina, saúde e condicionamento físico

    • Acionamentos de motores

    • Fornecimento de energia

    • Infraestrutura de telecomunicações

    • Teste e medição

    produtos relacionados