Processadores e controladores de sinal digital TMS320F2812PGFA DSP DSC Controlador de sinal digital de 32 bits com flash
♠ Descrição do produto
Atributo do produto | Valor do Atributo |
Fabricante: | Instrumentos Texas |
Categoria do produto: | Processadores e controladores de sinais digitais - DSP, DSC |
RoHS: | Detalhes |
Produto: | DSCs |
Série: | TMS320F2812 |
Nome comercial: | Século 2000 |
Estilo de montagem: | SMD/SMT |
Pacote/Caixa: | LQFP-176 |
Essencial: | C28x |
Número de núcleos: | 1 núcleo |
Frequência máxima do relógio: | 150 MHz |
Memória de instruções de cache L1: | - |
Memória de dados de cache L1: | - |
Tamanho da memória do programa: | 256 kB |
Tamanho da RAM de dados: | 36 kB |
Tensão de alimentação operacional: | 1,9 V |
Temperatura mínima de operação: | - 40°C |
Temperatura máxima de operação: | + 125 °C |
Embalagem: | Bandeja |
Resolução ADC: | 12 bits |
Marca: | Instrumentos Texas |
Largura do barramento de dados: | 32 bits |
Tensão de E/S: | 3,3 V |
Tipo de instrução: | Ponto fixo |
Sensível à umidade: | Sim |
Tipo de produto: | DSP - Processadores e Controladores de Sinais Digitais |
Quantidade de embalagem de fábrica: | 40 |
Subcategoria: | Processadores e controladores embarcados |
Peso unitário: | 0,066886 onças |
• Tecnologia CMOS estática de alto desempenho
– 150 MHz (tempo de ciclo de 6,67 ns)
– Baixo consumo de energia (núcleo de 1,8 V a 135 MHz,Design de núcleo de 1,9 V a 150 MHz, 3,3 VI/O)
• Suporte para varredura de limites JTAG
– Padrão IEEE 1149.1-1990 Padrão IEEEPorta de acesso de teste e varredura de limiteArquitetura
• CPU de 32 bits de alto desempenho (TMS320C28x)
– Operações MAC 16 × 16 e 32 × 32
– 16 × 16 MAC duplo
– Arquitetura de ônibus de Harvard
– Operações atômicas
– Resposta e processamento rápidos de interrupção
– Modelo de programação de memória unificada
– Alcance de endereço de programa/dados linear de 4M
– Código eficiente (em C/C++ e Assembly)
– Código fonte do processador TMS320F24x/LF240xcompatível
• Memória on-chip
– Até 128K × 16 flash(Quatro setores 8K × 16 e seis 16K × 16)
– 1K × 16 ROM OTP
– L0 e L1: 2 blocos de 4K × 16 cada SingleAccess RAM (SARAM)
– H0: 1 bloco de 8K × 16 SARAM
– M0 e M1: 2 blocos de 1K × 16 cada SARAM
• ROM de inicialização (4K × 16)
– Com modos de inicialização de software
– Tabelas matemáticas padrão
• Interface externa (F2812)
– Mais de 1M × 16 de memória total
– Estados de espera programáveis
– Temporização de estroboscópio de leitura/gravação programável
– Três seleções de fichas individuais
• Endianidade: Little endian
• Controle de relógio e sistema
– Oscilador on-chip
– Módulo de temporizador de watchdog
• Três interrupções externas
• Bloco de Expansão de Interrupção Periférica (PIE) quesuporta 45 interrupções periféricas
• Três temporizadores de CPU de 32 bits
• Chave/bloqueio de segurança de 128 bits
– Protege flash/OTP e L0/L1 SARAM
– Evita engenharia reversa de firmware
• Periféricos de controle do motor
– Dois Gerentes de Eventos (EVA, EVB)
– Compatível com dispositivos 240xA
• Periféricos de porta serial
– Interface Periférica Serial (SPI)
– Duas interfaces de comunicação serial (SCIs),UART padrão
– Rede de Área de Controlador Aprimorada (eCAN)
– Porta serial com buffer multicanal (McBSP)
• ADC de 12 bits, 16 canais
– Multiplexador de entrada de 2 × 8 canais
– Duas amostras e espera
– Conversões simples/simultâneas
– Taxa de conversão rápida: 80 ns/12,5 MSPS
• Até 56 pinos de E/S de uso geral (GPIO)
• Recursos avançados de emulação
– Funções de análise e breakpoint
– Depuração em tempo real via hardware
• As ferramentas de desenvolvimento incluem
– Compilador/montador/vinculador ANSI C/C++
– IDE do Code Composer Studio™
– DSP/BIOS™
– Controladores de varredura JTAG
• Padrão IEEE 1149.1-1990 Padrão IEEEPorta de acesso de teste e varredura de limiteArquitetura
• Modos de baixo consumo e economia de energia
– Modos IDLE, STANDBY e HALT suportados
– Desabilitar relógios periféricos individuais
• Opções de pacotes
– MicroStar BGA™ de 179 bolas com memória externainterface (GHH, ZHH) (F2812)
– Flatpack Quad de baixo perfil de 176 pinos (LQFP) cominterface de memória externa (PGF) (F2812)
– LQFP de 128 pinos sem memória externainterface (PBK) (F2810, F2811)
• Opções de temperatura
– A: –40°C a 85°C (GHH, ZHH, PGF, PBK)
– S: –40°C a 125°C (GHH, ZHH, PGF, PBK)
– Q: –40°C a 125°C (PGF, PBK)(Qualificação AEC-Q100 para automotivo
aplicações)
• Sistemas Avançados de Assistência ao Condutor (ADAS)
• Automação predial
• Ponto de venda eletrônico
• Veículo elétrico/veículo elétrico híbrido (VE/VEH)trem de força
• Automação de fábrica
• Infraestrutura de rede
• Transporte industrial
• Médico, saúde e condicionamento físico
• Acionamentos motores
• Fornecimento de energia
• Infraestrutura de telecomunicações
• Teste e medição