LPC2468FBD208 Microcontroladores ARM – MCU Micro de chip único de 16 bits/32 bits;

Pequena descrição:

Fabricantes: NXP USA Inc.

Categoria do produto: Embutidos – Microcontroladores

Ficha de dados:LPC2468FBD208K

Descrição: IC MCU 32BIT 512KB FLASH 208LQFP

Status RoHS: Compatível com RoHS


Detalhes do produto

Características

Formulários

Etiquetas de produtos

♠ Descrição do produto

Atributo do produto Valor do atributo
Fabricante: NXP
Categoria de produto: Microcontroladores ARM - MCU
RoHS: Detalhes
Estilo de montagem: SMD/SMT
Núcleo: ARM7TDMI-S
Tamanho da memória do programa: 512 KB
Ancho de ônibus de dados: 32 bits/16 bits
Resolução do conversor de sinal digital (ADC): 10 bits
Frequência de reloj máxima: 72 MHz
Número de entradas / saídas: 160 E/S
Tamaño de RAM de dados: 98 KB
Tensão de alimentação - Mín.: 3,3 V
Tensão de alimentação - Máx.: 3,3 V
Temperatura de trabalho mínima: - 40 C
Temperatura de trabalho máxima: + 85 C
Empaquetado: Bandeja
Marca: Semicondutores NXP
Sensíveis à la humedad: Sim
Tipo de produto: Microcontroladores ARM - MCU
Quantidade de embalagem de fábrica: 180
Subcategoria: Microcontroladores - MCU
Alias ​​de las piezas n.º: 935282457557

♠LPC2468 Microchip de 16 bits/32 bits de chip único;Flash de 512 kB, Ethernet, CAN, ISP/IAP, dispositivo/host/OTG USB 2.0, interface de memória externa

A NXP Semiconductors projetou o microcontrolador LPC2468 em torno de um núcleo de CPU ARM7TDMI-S de 16 bits/32 bits com interfaces de depuração em tempo real que incluem JTAG e rastreamento integrado.O LPC2468 possui 512 kB de flash de alta velocidade no chipmemória.

Essa memória flash inclui uma interface de memória especial de 128 bits e uma arquitetura de acelerador que permite que a CPU execute instruções sequenciais da memória flash na taxa máxima de clock do sistema de 72 MHz.Este recurso édisponível apenas na família de produtos do microcontrolador LPC2000 ARM.

O LPC2468 pode executar instruções ARM de 32 bits e Thumb de 16 bits.O suporte para os dois conjuntos de instruções significa que os engenheiros podem optar por otimizar sua aplicação paradesempenho ou tamanho do código no nível da sub-rotina.Quando o núcleo executa instruções no estado Thumb, ele pode reduzir o tamanho do código em mais de 30%, com apenas uma pequena perda de desempenho, enquanto a execução de instruções no estado ARM maximiza o núcleodesempenho.

O microcontrolador LPC2468 é ideal para aplicações de comunicação multiuso.Ele incorpora um controlador de acesso à mídia Ethernet 10/100 (MAC), um controlador de dispositivo/host/OTG USB de velocidade total com 4 kB de RAM de terminal, quatroUARTs, dois canais Controller Area Network (CAN), uma interface SPI, duas portas seriais síncronas (SSP), três interfaces I2C e uma interface I2S.Suportando esta coleção de interfaces de comunicação serial estão os seguintes recursoscomponentes;um oscilador interno de precisão de 4 MHz no chip, 98 kB de RAM total consistindo em 64 kB de SRAM local, 16 kB SRAM para Ethernet, 16 kB SRAM para DMA de uso geral, 2 kB de SRAM alimentado por bateria e uma memória externaControlador (EMC).

Esses recursos tornam este dispositivo ideal para gateways de comunicação e conversores de protocolo.Complementando os vários controladores de comunicação serial, recursos de clock versáteis e recursos de memória são váriosTemporizadores de 32 bits, ADC de 10 bits aprimorado, DAC de 10 bits, duas unidades PWM, quatro pinos de interrupção externa e até 160 linhas GPIO rápidas.

O LPC2468 conecta 64 dos pinos GPIO ao controlador de interrupção de vetor (VIC) baseado em hardware, o que significa queentradas externas podem gerar interrupções acionadas por borda.Todos esses recursos tornam o LPC2468 particularmente adequado para controle industrial e sistemas médicos.


  • Anterior:
  • Próximo:

  •  Processador ARM7TDMI-S, operando em até 72 MHz.

     Memória de programa flash on-chip de 512 kB com recursos de Programação no sistema (ISP) e Programação no aplicativo (IAP).A memória do programa Flash está no barramento local ARM para acesso de CPU de alto desempenho.

     SRAM on-chip de 98 kB inclui:

     64 kB de SRAM no barramento local ARM para acesso à CPU de alto desempenho.

     16 kB SRAM para interface Ethernet.Também pode ser usado como SRAM de uso geral.

     SRAM de 16 kB para uso geral de DMA, também acessível por USB.

     Armazenamento de dados SRAM de 2 kB alimentado pelo domínio de energia do relógio em tempo real (RTC).

     O sistema Dual Advanced High-performance Bus (AHB) permite Ethernet DMA, USB DMA e execução de programa a partir do flash on-chip sem contenção.

     A EMC fornece suporte para dispositivos de memória estática assíncrona, como RAM, ROM e flash, bem como memórias dinâmicas, como SDRAM de taxa de dados única.

     Advanced Vectored Interrupt Controller (VIC), suportando até 32 interrupções vetorizadas.

     Controlador DMA de uso geral (GPDMA) em AHB que pode ser usado com SSP, barramento I 2S e interface SD/MMC, bem como para transferências de memória para memória.

     Interfaces seriais:

     Ethernet MAC com interface MII/RMII e controlador DMA associado.Essas funções residem em um AHB independente.

     Controlador de dispositivo/host/OTG USB 2.0 de velocidade total com PHY on-chip e controlador DMA associado.

     Quatro UARTs com geração de taxa de transmissão fracionada, uma com E/S de controle de modem, uma com suporte a IrDA, todas com FIFO.

     Controlador CAN com dois canais.

     Controlador SPI.

     Dois controladores SSP, com recursos FIFO e multiprotocolo.Um deles é uma alternativa para a porta SPI, compartilhando sua interrupção.Os SSPs podem ser usados ​​com o controlador GPDMA.

     Três interfaces de barramento I2C (uma com dreno aberto e duas com pinos de porta padrão).

     Interface I 2S (Inter-IC Sound) para entrada ou saída de áudio digital.Pode ser usado com o GPDMA.

     Outros periféricos:

     Interface de cartão de memória SD/MMC.

     160 pinos de E/S de uso geral com resistores pull-up/down configuráveis.

     ADC de 10 bits com multiplexação de entrada entre 8 pinos.

     DAC de 10 bits.

     Quatro temporizadores/contadores de uso geral com 8 entradas de captura e 10 saídas de comparação.Cada bloco do temporizador possui uma entrada de contagem externa.

     Dois blocos PWM/timer com suporte para controle de motor trifásico.Cada PWM tem uma entrada de contagem externa.

     RTC com domínio de potência separado.A fonte do relógio pode ser o oscilador RTC ou o relógio APB.

     SRAM de 2 kB alimentada pelo pino de alimentação RTC, permitindo que os dados sejam armazenados quando o restante do chip estiver desligado.

     Temporizador WatchDog (WDT).O WDT pode ser cronometrado a partir do oscilador RC interno, do oscilador RTC ou do relógio APB.

     Interface de teste/depuração ARM padrão para compatibilidade com ferramentas existentes.

     O módulo de rastreamento de emulação suporta rastreamento em tempo real.

     Fonte de alimentação única de 3,3 V (3,0 V a 3,6 V).

     Quatro modos de energia reduzida: inativo, hibernação, desligamento e desligamento profundo.

     Quatro entradas externas de interrupção configuráveis ​​como sensíveis à borda/nível.Todos os pinos na porta 0 e na porta 2 podem ser usados ​​como fontes de interrupção sensíveis à borda.

     Ativação do processador a partir do modo Power-down através de qualquer interrupção capaz de operar durante o modo Power-down (inclui interrupções externas, interrupção RTC, atividade USB, interrupção de ativação Ethernet, atividade do barramento CAN, interrupção de porta 0/2 pinos).Dois domínios de energia independentes permitem o ajuste fino do consumo de energia com base nos recursos necessários.

     Cada periférico tem seu próprio divisor de clock para maior economia de energia.Esses divisores ajudam a reduzir a potência ativa em 20% a 30%.

     Detecção de queda de energia com limites separados para interrupção e reinicialização forçada.

     Redefinição de inicialização no chip. Oscilador de cristal no chip com faixa operacional de 1 MHz a 25 MHz.

     Oscilador RC interno de 4 MHz ajustado para 1% de precisão que pode ser usado opcionalmente como o relógio do sistema.Quando usado como clock da CPU, não permite a execução de CAN e USB.

     O PLL on-chip permite a operação da CPU até a taxa máxima da CPU sem a necessidade de um cristal de alta frequência.Pode ser executado a partir do oscilador principal, do oscilador RC interno ou do oscilador RTC.

     Varredura de limite para teste de placa simplificado.

     As seleções versáteis de função de pino permitem mais possibilidades de uso de funções periféricas no chip.

     Controle industrial

     Sistemas médicos

     Conversor de protocolo

     Comunicações

    produtos relacionados