SPC5605BK0VLL6 Microcontroladores de 32 bits - MCU BOLERO 1M Cu WIRE

Pequena descrição:

Fabricantes:NXP

Categoria do produto: Embutidos – Microcontroladores

Ficha de dados: SPC5605BK0VLL6

Descrição:IC MCU 32BIT 768KB FLASH 100LQFP

Status RoHS: Compatível com RoHS


Detalhes do produto

Características

Etiquetas de produtos

♠ Descrição do produto

Atributo do produto Valor do atributo
Fabricante: NXP
Categoria de Produto: Microcontroladores de 32 bits - MCU
RoHS: Detalhes
Series: MPC5605B
Estilo de montagem: SMD/SMT
Pacote / Estojo: LQFP-100
Essencial: e200z0
Tamanho da memória do programa: 768 KB
Tamanho da RAM de dados: 64 KB
Largura do barramento de dados: 32 bits
Resolução ADC: 10 bits, 12 bits
Frequência Máxima do Relógio: 64 MHz
Número de E/S: 77 E/S
Tensão de alimentação - Mín.: 3V
Tensão de alimentação - Máx.: 5,5 V
Temperatura operacional mínima: - 40 C
Temperatura operacional máxima: + 105 C
Qualificação: AEC-Q100
Embalagem: Bandeja
Marca: Semicondutores NXP
Tipo de RAM de dados: SRAM
Tipo de interface: CAN, I2C, LIN, SPI
Sensível à umidade: Sim
Série do processador: MPC560xB
Produtos: UCM
Tipo de Produto: Microcontroladores de 32 bits - MCU
Tipo de memória do programa: Clarão
Quantidade do pacote de fábrica: 90
Subcategoria: Microcontroladores - MCU
Temporizadores de vigilância: Cão de guarda
Part # Aliases: 935325828557
Unidade de peso: 0,024170 onças

 

♠Folha de dados do microcontrolador MPC5607B

Esta família de microcontroladores de sistema em chip (SoC) de 32 bits é a mais recente conquista em controladores de aplicativos automotivos integrados.Ele pertence a uma família em expansão de produtos com foco automotivo, projetados para atender a próxima onda de aplicações eletrônicas de carroceria dentro do veículo.

O avançado e econômico núcleo do processador host e200z0h desta família de controladores automotivos está em conformidade com a tecnologia Power Architecture e implementa apenas a APU (Auxiliary Processor Unit) VLE (codificação de comprimento variável), fornecendo densidade de código aprimorada.Ele opera em velocidades de até 64 MHz e oferece processamento de alto desempenho otimizado para baixo consumo de energia.Ele aproveita a infra-estrutura de desenvolvimento disponível dos atuais dispositivos da Power Architecture e é compatível com drivers de software, sistemas operacionais e código de configuração para auxiliar nas implementações dos usuários.


  • Anterior:
  • Próximo:

  • • Problema único, complexo de núcleo de CPU de 32 bits (e200z0h)

    — Compatível com a categoria integrada de tecnologia Power Architecture®

    — Conjunto de instruções aprimorado que permite codificação de comprimento variável (VLE) para redução do tamanho do código.Com a codificação opcional de instruções mistas de 16 bits e 32 bits, é possível obter uma redução significativa do tamanho do código.

    •Até 1,5 MB de memória flash de código no chip compatível com o controlador de memória flash

    • 64 (4 × 16) KB de memória flash de dados no chip com ECC

    • Até 96 KB de SRAM no chip

    • Unidade de proteção de memória (MPU) com 8 descritores de região e granularidade de região de 32 bytes em determinados membros da família (consulte a Tabela 1 para obter detalhes).

    • Controlador de interrupção (INTC) capaz de lidar com 204 fontes de interrupção de prioridade selecionável

    • Loop de bloqueio de fase modulado por frequência (FMPLL)

    • Arquitetura de switch crossbar para acesso simultâneo a periféricos, Flash ou RAM de vários mestres de barramento

    • Controlador eDMA de 16 canais com várias fontes de solicitação de transferência usando multiplexador DMA

    • O módulo de assistência de inicialização (BAM) oferece suporte à programação Flash interna por meio de um link serial (CAN ou SCI)

    • Timer suporta canais de E/S fornecendo uma gama de funções de captura de entrada de 16 bits, comparação de saída e modulação por largura de pulso (eMIOS)

    • 2 conversores analógico-digital (ADC): um de 10 bits e um de 12 bits

    • Unidade de disparo cruzado para permitir a sincronização de conversões ADC com um evento de timer do eMIOS ou PIT

    • Até 6 módulos de interface periférica serial (DSPI)

    • Até 10 módulos de interface de comunicação serial (LINFlex)

    • Até 6 módulos CAN completos aprimorados (FlexCAN) com buffers configuráveis

    • 1 módulo de interface de circuito integrado (I2C)

    • Até 149 pinos de uso geral configuráveis ​​que suportam operações de entrada e saída (dependente do pacote)

    • Contador em tempo real (RTC)

    • Fonte de relógio do oscilador interno de 128 kHz ou 16 MHz com suporte para ativação autônoma com resolução de 1 ms com tempo limite máximo de 2 segundos

    • Suporte opcional para RTC com fonte de clock do oscilador de cristal externo de 32 kHz, suportando ativação com resolução de 1 segundo e tempo limite máximo de 1 hora

    • Até 8 temporizadores de interrupção periódica (PIT) com resolução de contador de 32 bits

    • Interface de desenvolvimento Nexus (NDI) por IEEE-ISTO 5001-2003 Classe Dois Plus

    • Teste de varredura de limite de dispositivo/placa suportado pelo Joint Test Action Group (JTAG) do IEEE (IEEE 1149.1)

    • Regulador de tensão no chip (VREG) para regulação da alimentação de entrada para todos os níveis internos

    produtos relacionados